Emulación en FPGA de un Circuito Memristor Hipercaótico

Autores/as

  • Diego Armando Ríos Mejía
  • Opeyemi Micheal Afolabi
  • Luis Jothan Gamez Palacios
  • Yuma Sandoval Ibarra
  • José Cruz Núñez Pérez

Palabras clave:

Caos, FPGA, Memristor, Matlab, Multisim, Orden fraccional

Resumen

En este artículo se presenta la metodología de diseño de un oscilador caótico basado en un memristor y emulado en una tarjeta de FPGA. Además, se detallan los métodos numéricos de Runge-Kutta de cuarto orden (RK4) y Runge-Kutta de orden fraccional explicito (EFORK) para darle solución a estos sistemas de ecuaciones dinámicos. Finalmente, se simuló un oscilador caótico de orden entero y fraccional utilizando IOMR y FOMR en Simulink, con el blockset de Vitis Model Composer, para emular su funcionamiento en una tarjeta de desarrollo Artix-7 AC701 de Xilinx. Posteriormente, se genera el código VHDL del sistema diseñado y se obtiene el reporte de los recursos empleados por el oscilador caótico usando el programa Vivado.

Publicado

2025-06-09